Name: Rechnersystembusse
Art der Veranstaltung: Vorlesung
Betreuer: Prof. Dr.-Ing. Harald Michalik
Semester: Sommersemester
Termin: Beginn 15.04.2019
VL Mo, 16:45 - 18:15, HS66 R1111
Ü nach Vereinbarung
Semesterwochenstunden: 2+1
Prüfungsart: mündlich

Rechnersystembusse

Seiteninhalt

Über On-Chip-, Inter-Modul- und Peripherie-Kommunikationssysteme und deren Optimierung in der Systemauslegung.

 

Aktuelles

17.01.2020: Mögliche mündliche Prüfungstermine im Frühjahr 2020 sind der 12.03.2020 oder 26.03.2020. Bitte melden Sie sich direkt per email bei Prof. Michalik an.

Keine weiteren aktuellen Informationen, bitte besuchen Sie die Seite regelmäßig, um auf dem neuesten Stand zu bleiben. Zu allgemeinen Informationen über die Veranstaltung s.u..

 

Qualifikationsziele

 

Die Studierenden bekommen einen vertieften Überblick über On-Chip-, Inter-Modul- und Peripherie-Kommunikationssysteme und deren Optimierung in der Systemauslegung. Die Studierenden können ein Kommunikationssystem für eingebettete Systeme entwerfen und optimieren. 

Veranstaltungsinhalte

  • einfache Mikroprozessorbusse PC Systembusse (PCI, PCI-X,...)
  • I/O und Peripheriebusse (Firewire, USB,...)
  • Systembusse für System-on-a-Chip (Wishbone, AMBA,...)
  • Praktische Anwendungen von Systembussen
  • Alternativen zu synchronen Bussen (Network on Chip, etc.) 

Unterlagen zur Veranstaltung

 

Für den Download ist ein Login erforderlich, der in der Veranstaltung bekannt gegeben wird.

Literatur

 

Klaus Dembowski: Computerschnittstellen und Bussysteme, Hüthig, 2001, ISBN-10: 3778527827

De Micheli, Benini (Hrsg): Networks on Chips, Technology and Tools, Morgan Kaufman, 2006, ISBN-10: 0123705215

Instituts-Anschrift:
Hans-Sommer-Straße 66
38106 Braunschweig

Fon: (0531) 391-3734
Fax: (0531) 391-4587
sekretariat(at)ida.ing.tu-bs.de

Anschrift AG Prof. Jukan:

Hans-Sommer-Straße 66
38106 Braunschweig

Fon: (0531) 391-5286
Fax: (0531) 391-5296